# Configurarea structurilor hardware reprogramabile de tip FPGA cu XILINX ISE

#### I. SCOPUL LUCRĂRII

În această lucrare este prezentată metodologia relativă la implementarea programelor scrise prin limbajul VHDL, pe structura reprogramabilă FPGA de tip Artix®-7, folosind pachetul software de dezvoltare Vivado. Pe scurt, sunt abordate următoarele etape: introducerea codului VHDL, simularea și vizualizarea rezultatelor obținute, sinteza și implementarea surselor, iar în final programarea structurii reconfigurabile.

# II. INTRODUCERE TEORETICĂ

Mediul software de proiectare Vivado este utilizat la realizarea și implementarea completă a unui proiect pentru structurile programabile de tip XILINX. Acest mediu de programare facilitează parcurgerea pe următoarele etape in vederea realizării unui proiect:

- Descriere proiect. Programatorul are posibilitatea să descrie proiectul prin introducerea de coduri sursă HDL (Hardware Description Language) pentru limbajele VHDL, Verilog, Abel sau utilizând schematice şi diagrame cu stări finite:
- *Sinteza*. În cadrul acestei etape fișierele de tip VHDL, Verilog sau schematice sunt transformate în fișiere de tip *netlist* care sunt acceptate ca fișiere de intrare la etapa de implementare;
- *Implementarea*. După sinteză, la implementare, proiectul este adaptat și transformat din forma logică digitală în forma tehnologică implementabilă pe structura reconfigurabilă aleasă;
- Verificarea. Poate fi realizată în toate etapele de implementare ale proiectului.
   Utilizarea componentelor software de simulare conduce la verificarea completă a funcționalității proiectului sau a unor porțiuni de proiect. De asemenea, pot fi realizate și verificări directe pe circuit, după programarea acestuia;
- Configurarea. După generarea fișierelor de programare (bitstream file) proiectantul are posibilitatea programării circuitului reconfigurabil. În timpul procesului de configurare sunt programate interconexiunile structurii FPGA alese.

În vederea exemplificării modului de implementare a unui modul digital pe o structură de tip FPGA, se prezintă următorul model.

# 1. Enunțul problemei

Să se descrie etapele de implementare ale unui modul digital care realizează un joc de lumini pe 8 LED-uri, în limbajul VHDL, pe sistemul reconfigurabil BASYS 3 cu circuitul FPGA XC7A35T-1CPG236C.

Porturile de intrare/ieșire ale modulului digital sunt prezentate în figura următoare:



Verificarea modulului digital va fi realizată folosind schema electrică din figura de mai jos. Această schemă este doar o mică parte din schema electrică a sistemului reconfigurabil de dezvoltare XC7A35T-1CPG236C:



Notă: Se va consulta schema electrică completă a sistemului de dezvoltare și se vor identifica pe aceasta elementele de circuit.

Pinii de interconectare ai structurii FPGA cu modulul digital descris în VHDL sunt atribuiți în fișierul **Basys-3-Master.xdc** .

# 1.1. Crearea proiectului

Se lansează programul Vivado din mediul Windows.

Primul pas în realizarea modulului digital constă în crearea proiectului.

Crearea unui proiect se face plecând de la fereastra generală, prin selectarea **Create Project** :



Apoi se apasă butonul Next



Se va creea un director **temp** pe unitatea C:\ sau D:\, se va copia fisierul **Basys-3-Master.xdc** se va salva proiectul intitulat **proiect\_1** in acesta:



după care se apasă butonul Next.

Se selectează RTL Project si se apasă butonul Next.

# UNIVERSITATEA PITEȘTI



# Se va alege Target language: VHDL si Simulator language: VHDL



Se va creea un fisier VHDL numit modul\_1

# UNIVERSITATEA PITEȘTI



Dupa care se apasa butonul **OK** și apoi butonul **NEXT**.

# Apoi se apasă butonul Add file



Se va copia fisierul de constrangeri a pinilor **Basys-3-Master.xdc** in directorul de lucru a proiectului ( $C:\langle temp \rangle project\_1$ ) dupa care va fi selectat in fereastra **Add Constrains**.



și se va selecta fisierul **Basys-3-Master.xdc** după care se apasă butonul **Next**.

Urmează fereastra în care se va selecta circuitul FPGA. Circuitul FPGA utilizat este **xc7a35tcpg236-1**.



Și pentru validarea proiectului se apasă butonul Finish.



Se deschide automat fereastra in care pot fi introduse porturile de intrare/ieșire a molului digital dar se va închide prin apăsarea butonului **OK**.



În coloana cu numele **Port Name** sunt introduse numele tuturor pinilor cu direcția specificată în coloana **Direction** (direcția poate fi *input*, *output*, *inout*). În

cazul în care porturile sunt vectori sau magistrale, pe coloanele MSB și LSB se specifică dimensiunea acestora.

Porturile introduse sunt următoarele:

clk input y output 7..0

După completarea tuturor porturilor modulului digital, se selectează butonul **OK** si va apărea următoarea fereastră:



Se deschide fisierul **modul\_1.vhdl** și se observă ca este creată automat structura de bază a unui program VHDL.



#### 1.2. Editarea fişierului VHDL

Fereastra în care este afișat fișierul sursă modul\_1.vhd poate fi utilizată ca un editor în vederea completării sau modificării programului VHDL. Este recomandat ca programul să fie salvat periodic prin comanda File → Save din meniul principal. Programele VHDL pot fi editate în orice editor de text și atașate la proiect prin comanda Add Source.



Programul VHDL va fi completat cu liniile următoare de cod sursă:

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL; use IEEE.STD_LOGIC_ARITH.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
entity modul digital is
  Port (clk: in std logic;
       y: out std_logic_vector(7 downto 0));
end modul_digital;
architecture Behavioral of modul_digital is
         signal temporar: std_logic_vector(2 downto 0):= (others => '0');
begin
        process(clk)
        begin
         if (clk'event and clk = '1')
                                           then
                 temporar <= temporar + '1';
         end if:
        end process;
        process (temporar)
        begin
                 case (temporar) is
                         when "000" => y <= "10000001";
                         when "001" \Rightarrow y <= "01000010";
                         when "010" \Rightarrow y <= "00100100";
                          when "011" => y \le 00011000";
                          when "100" => \dot{y} \le "00100100";
                          when "101" => y \le 0.000010";
                         when "110" => \dot{y} \le "10000001";
                          when others \Rightarrow y \iff (others \implies '1');
                 end case;
        end process;
end Behavioral;
```

Programul este format din doua blocuri. Primul bloc are funcția de numărător pe 3 biți, iar cel de-al doilea este un decodor binar într-o formă definită de proiectant.

Legătura dintre blocuri este realizată prin doi regiştri declarați în prima parte a modulului digital (y și *temporar*). Regiştrii au avantajul că pot păstra valorile salvate pe o perioadă nedeterminată de timp.

Determinarea corectitudinii codului sursă din fișierul VHDL se va face in timp real.

# 1.3. Analiza proiectului la nivel RTL (Register Transfer Logic)

În cadrul ferestrei **Ferestrei Flow navigator** se selectează RTL ANALYSIS -> Open Elaborated Design -> report DRC.



După verificare, dacă nu există nicio eroare va apare schema electrica.



În caz contrar, erorile vor fi afișate în partea de jos a display-ului, în fereastra  $\mathbf{DRC}$ .



# 1.4. Simularea proiectului

Simularea proiectului este necesară pentru verificarea corectitudinii funcționale ale modulelor digitale create. În prima fază, simularea se face prin vizualizarea formelor de undă ale stimulilor de intrare și ale semnalelor rezultate la ieșirile modulelor digitale.

În acest scop, se selecteaza SIMULATION -> Run Simulation -> Run Behavioral Simulation



După care apare fereastra:



Semnalul clk va fi forta in semnal de ceas prin selectarea acestuia si click drept -> Force Clock



Si apoi apare fereastra in care se vor completa datele din figura:





Se va seta timpul de simulare de 1us după care se va realiza simularea prin apăsarea butonului

Rezultatul va fi următorul:



În vederea realizării modelului final al modulului digital vor fi adăugate următoarele linii de cod VHDL:

- în zona declarativă a arhitecturii se adaugă linia signal semaf :std\_logic;
- se adaugă următoarele procese:

```
process(clk)
        variable cont_temp:std_logic_vector(23 downto 0);
begin
        if (clk'event and clk = '1')
                                         then
                semaf <= '0';
                cont_temp := cont_temp+1;
                if (cont\_temp = x"FAF080") then
                         cont_temp := x"000000";
                         semaf <= '1';
                end if:
        end if:
end process;
process(clk)
begin
        if (clk'event and clk = '1')
                                         then
                if semaf = '1'
                                 then
                         temporar <= temporar + '1';
                end if;
        end if;
end process;
```

#### Programul final este următorul:

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
entity modul_digital is
  Port ( clk : in std_logic;
      led : out std_logic_vector(7 downto 0));
end modul_digital;
architecture Behavioral of modul_digital is
        signal temporar:
                               std_logic_vector(2 downto 0):= (others => '0');
        signal semaf :std_logic;
begin
        process(clk)
                variable cont_temp:std_logic_vector(23 downto 0);
        begin
                if (clk'event and clk = '1')
                                               then
                        semaf <= '0';
                        cont temp := cont temp+1;
                        if (cont\_temp = x"FAF080") then
                               cont temp := x"0000000";
                               semaf <= '1';
                        end if;
                end if:
        end process;
        process(clk)
        begin
                if (clk'event and clk = '1')
                                               then
                        if semaf = '1' then
                                               temporar <= temporar + '1';
                        end if:
                end if;
        end process;
        process (temporar)
        begin
                case (temporar) is
                        when "000" => led <= "10000001";
                        when "001" => led <= "01000010";
                        when "010" => led <= "00100100";
                        when "011" => led <= "00011000";
                        when "100" => led <= "00100100":
                        when "101" => led <= "01000010";
                        when "110" => led <= "10000001";
                        when others => led <= (others => '1');
                end case;
        end process;
end Behavioral;
```

#### 1.5. Constrângeri referitoare la atribuirea pinilor

Prin constrângerile de atribuire a pinilor sunt realizate asocierile dintre porturile modulului digital declarate în entitate și pinii circuitului de tip FPGA utilizat.

Pentru realizarea acestora se deschide fisierul **Basys 3-Master.xdc** din **Source -> Constraints -> constrs 1** 



Acest fisier contine toate asocierile pinilor kit-ului de dezvoltare Basys-3. Se vor decomenta doar pinii utilizati in proiect:

Restul liniilor vor rămâne comentate cu semnul # la începutul liniilor.

După ce sunt aduse aceste modificări, se salvează fiserul.

# 1.6. Sinteza proiectului

După ce proiectul a fost completat, verificat și s-au adăugat fișierele de constrângeri, acesta poate fi sintetizat și apoi implementat pentru a se face, în final, programarea structurii reconfigurabile.

Sinteza se realizează prin selectarea (dublu clic) a grupului **SYNTHESIS** – > **Run synthesis**.



După care apare fereastra de mai jos si se apasă butonul OK.



Aceste procese sunt consumatoare de resurse ale calculatorului si dureaza cel putin 1-2 minute. Derularea procesului este arătată în partea dreaptă, sus a



Dacă procesul nu a generat erori poate fi vizualizat primul raport referitor la modulul digital.



Schema electrică generată se poate vizualiza prin selectarea **SYNTHESIS** -> **Open Synthesized Design -> Schematic** 



Proprietatile fiecarui bloc din schema electrica pot fi vizualizate in fereastra **Cell Properties**.



#### 1.7. Implementarea proiectului

Implementarea constă în următoarele procese: Translate, Map și Place & Route.

Translatarea servește la trecerea de la schema logică rezultată în urma sintezei la primitive Xilinx.

Map-area este procesul în care circuitul este descris la nivel de componente fizice în structura FPGA:

Procesul de Plasare și rutare constă în formarea fișierelor ce specifică rutările dintre componentele interne ale structurii reconfigurabile, în vederea generării fișierelor de configurare.

Procesul de implementare se realizează prin selectarea (dublu clic) a grupului **IMPLEMENTATION -> Run implementation**. Dacă procesul s-a terminat fără erori se poate trece la etapa de generare a fișierelor de configurare.

Schema electrica rezultată este cea reală care se realizează în circuitul FPGA. Vizualizarea acesteia se face prin selectarea **IMPLEMENTATION** -> **Open Implemented Design** -> **Schematic**.



# 1.8. Configurarea circuitului FPGA

În final, pentru generarea și implementarea fizică a fișierului binar în structura hardware reconfigurabilă, se apelează la **PROGRAM AND DEBUG**.



Pasii sunt urmatorii:

- Se genereaza fisierul binar de congurare prin selectarea PROGRAM AND DEBUG -> Generate Bitstream
- Se conecteaza la circuitul FPGA prin **PROGRAM AND DEBUG -> Open Hardware Manager -> Open Target**
- Se programeaza circuitul FPGA prin **PROGRAM AND DEBUG -> Open Hardware Manager -> Program Device**, se selectează fisierul cu extensia bin după care se apasă butonul **Program**



După programare se va vedea rezultatul pe kit-ul de dezvoltare Basys-3.

# 2. Structura unui program VHDL

Programul prin care se descrie un modul digital în limbajul VHDL conține trei părți:

- declararea librăriilor care vor fi utilizate în proiect;
- declararea entității modulului ce urmează a fi proiectat;
- descrierea arhitecturii acestuia.



Entitatea descrie interfața modulului digital cu semnalele din mediul exterior. O entitate deja declarată poate fi accesată de către alte entități.

Prin specificația **entity** se declară numele modulului digital. În plus, pot fi declarați parametrii generici și porturi care fac parte din această entitate. Porturile declarate într-o entitate sunt vizibile în toate arhitecturile atribuite acesteia. Porturile pot fi de intrare, ieșire, buffer sau bidirecționale (**IN**, **OUT**, **BUFFER**, **INOUT**)

Arhitectura descrie relația dintre intrările și ieșirile porturilor entității căreia îi este asociată. O arhitectură poate avea asociată doar o singură entitate, dar o entitate poate avea asociate mai multe arhitecturi prin configurație.

#### Sintaxă:

```
architecture nume_arhitectură of nume_entitate is
-- declaraţii în arhitectură
begin
--specificaţii_concurente
end [ architecture ] [ nume_arhitectură ];
```

Zona declarativă a unei arhitecturi poate conține declarații de tipuri, semnale, constante, subprograme, componente și grupuri. Specificațiile concurente din corpul arhitecturii definesc legăturile dintre intrările și ieșirile modulului digital pe care-l reprezintă.

Sintaxa generală a unui program în cod VHDL este următoarea:

--Declararea librariilor prin clauza library si use library nume\_librarie; use nume\_librarie.nume\_pachet.all;

--Corpul arhitecturii
architecture nume\_arhitectura of nume\_entitate is
declaratii arhitectura
begin
specificatii concurente
end architecture nume\_arhitectura;

# 3. Operatori utilizați în limbajul VHDL

Pentru implementarea circuitelor combinaționale, în limbajul VHDL, s-au pus la dispoziția programatorului operatori logici, aritmetici, de comparație, deplasare și de concatenare.

În tabelul de mai jos sunt prezentați, pe scurt, operatorii logici:

| Tipul operatorului | Operatori                    | Tipul datelor                        |  |
|--------------------|------------------------------|--------------------------------------|--|
| Logic              | NOT, AND, NAND,              | BIT, BIT_VECTOR,                     |  |
|                    | OR, NOR, XOR, XNOR           | STD_LOGIC,                           |  |
|                    |                              | STD_LOGIC_VECTOR                     |  |
|                    |                              | STD_UNLOGIC,                         |  |
|                    |                              | STD_UNLOGIC_VECTOR                   |  |
|                    |                              |                                      |  |
| Aritmetic          | +, -, *, /, **               | INTEGER, SIGNED,                     |  |
|                    | (mod, rem, abs)              | UNSIGNED                             |  |
| Comparație         | =, /=, <, >, <=, >=          | aproape toţi                         |  |
| Deplasare          | sll, srl, sla, sra, rol, ror | BIT_VECTOR                           |  |
| Concatenare        | &, (, , ,)                   | La fel ca la operatorii logici, plus |  |

SIGNED și UNSIGNED

# III. DESFĂŞURAREA LUCRĂRII

- 1. Se citesc informațiile prezentate anterior și se exemplifică pe calculatoarele existente;
- 2. Se va realiza și implementa un numărător binar reversibil pe 4 biți cu porturile de intrare/ieșire prezentate în figura de mai jos:



Se va utiliza următorul cod sursă VHDL al modulului digital:

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD_LOGIC_ARITH.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
entity counter_UpDown is
  Port ( btnC : in std_logic;
      sw: in std_logic_vector(0 downto 0);
      data_out : out std_logic_vector(3 downto 0));
end counter_UpDown;
architecture Behavioral of counter_UpDown is
begin
        process (btnC)
                variable count_int: std_logic_vector(3 downto 0):= "0000";
        begin
                if (btnC'event and btnC = '1') then
                        if (sw(0) = '0') then
                                count_int := count_int + '1';
                else
                                count_int := count_int - '1';
                        end if;
                end if;
                led <= count_int;</pre>
        end process;
end Behavioral;
```

Se vor parcurge următorii pași:

- crearea unui proiect nou;
- inserarea programului de mai sus ca sursă VHDL;
- simularea modulului digital;
- crearea fișierului de constrângeri al pinilor;
- realizarea sintezei acestuia;
- vizualizarea schemelor electrice;
- implementarea proiectului;
- vizualizarea schemei electrice tehnologice;
- configurarea circuitului fizic.

Acest modul digital va fi inserat în următoarea schemă electrică:



3. Respectând modelul de la punctul anterior, să se realizeze implementarea hardware a funcțiilor logice corespunzătoare pentru funcționarea următoarelor scheme:



#### Lucrarea 1

# UNIVERSITATEA PITEȘTI

\_\_ sw[1]

led[2]
led[3]

led[0]

- 4. După modelul de la punctul 2 să se implementeze hardware ecuațiile booleene ale următoarelor tabele de adevăr, în forma directă și forma canonică.
- a) Tabela de adevăr pentru funcția care realizează codarea unui numărător binar pe 2 biți:

  a[0] sw[0]

| 0 1 0 0 1 1 <b>y</b>             |      |
|----------------------------------|------|
|                                  | [0]  |
| 1   0   0   1   1   1   <b>v</b> | [1]  |
| 1 1 1 1 1 1 1                    | ·[2] |

b). Tabela de adevăr pentru funcția care verifică paritatea impară a unui număr binar pe 4 biți:

y[3]

| a[0] | a[1] | a[2] | a[3] | у |
|------|------|------|------|---|
| 0    | 0    | 0    | 0    | 0 |
| 0    | 0    | 0    | 1    | 1 |
| 0    | 0    | 1    | 0    | 1 |
| 0    | 0    | 1    | 1    | 0 |
| 0    | 1    | 0    | 0    | 1 |
| 0    | 1    | 0    | 1    | 0 |
| 0    | 1    | 1    | 0    | 0 |
| 0    | 1    | 1    | 1    | 1 |
| 1    | 0    | 0    | 0    | 1 |
| 1    | 0    | 0    | 1    | 0 |
| 1    | 0    | 1    | 0    | 0 |
| 1    | 0    | 1    | 1    | 1 |
| 1    | 1    | 0    | 0    | 0 |
| 1    | 1    | 0    | 1    | 1 |
| 1    | 1    | 1    | 0    | 1 |
| 1    | 1    | 1    | 1    | 0 |

Se va realiza corespondența dintre porturile entităților și pinilor circuitului programabil, după configurațiile din partea dreaptă a tabelelor de adevăr de mai sus.